Desarrollo del ejercicio de vigilancia tecnológica en arreglos lógicos programables por campo FPGA
En la actualidad las pequeñas y medianas empresas a nivel mundial en eléctrica y electrónica invierten parte de su capital en ejercicios de vigilancia tecnológica a fin de monitorear con suficiente anterioridad los cambios científicos y tecnológicos que las puedan afectar positiva o negativamente en...
Autores Principales: | Ruge Ruge, Ilber Adonayt; MSc.(c) Grupo de investigación GITEINCO, Universidad de Cundinamarca, Fusagasugá, González Ríos, Astridt; Ingeniera Electrónica. Grupo de investigación CIDEI. Universidad de Cundinamarca, Fusagasuga, Santana Garzón, Javier; Ingeniero Electrónico. Grupo de investigación CIDEI. Universidad de Cundinamarca, Fusagasuga |
---|---|
Formato: | Artículo (Article) |
Lenguaje: | Español (Spanish) |
Publicado: |
Universidad Santo Tomás. Seccional Bucaramanga
2009
|
Materias: |
Ejemplares similares
-
Tutorial for the Design of FIR Digital Filters over FPGA
por: Hernández Suárez, César Augusto, et al.
Publicado: (2008) -
Development of a fpga based average digital filter
por: Melgarejo Rey, Miguel Alberto
Publicado: (1999) -
A FPGA Architecture for Foraging Behavior in Simulation and Colonies
por: Rodríguez Rodríguez, Cristian David, et al.
Publicado: (2015) -
DAS prototype of 12-channel for geodinamic monitoring based on FPGA
por: Enríquez, Wilson, et al.
Publicado: (2018) -
Voltimetro true-rms sobre fpga basado en algoritmo cordic
por: Gómez, Edwar Jacinto, et al.
Publicado: (2015)